19 / 2024-07-31 16:36:13
基于FPGA软件无线电的小型化低功耗雷达信号处理器设计
软件无线电,小型化,低功耗,可重构FFT
全文待审
杨啸 / 南京理工大学
为了解决传统数字无线电雷达在一种硬件电路下只能实现一种功能的局限性,节省系统设计成本,使雷达系统满足灵活性、小型化、低功耗要求,该文采用具有高度集成软件直播观看的高性能FPGA作为系统主芯片,搭载高速模数转换(A/D)芯片,使用软件无线电(Software Defined Radio,SDR)软件直播观看构建了一个可重构雷达信号处理器。仿真和功能测试结果表明,其很好地完成了高速A/D采样、数字下变频、数字滤波、可重构FFT等功能,上位机可向芯片发送命令从而实现实时更改FFT点数,验证了处理器设计正确性,软件无线电雷达信号处理模块功耗与传统雷达信号处理模块功耗相比也大大降低。

 
重要日期
  • 会议日期

    09月20日

    2024

    09月22日

    2024

  • 08月30日 2024

    初稿截稿日期

  • 09月22日 2024

    注册截止日期

主办单位
山东省人民政府
中国电子学会
承办单位
中国科学院学部
中国科学院空天信创新研究所息
复旦大学
联系方式
移动端
在手机上打开
小程序
打开微信小程序
客服
扫码或点此咨询
Baidu
map